Mae'r Xilinx XQR5VFX130 yn FPGA unigol y diwydiant sydd â'r y gallu i'w rhaglennu eto, mawr-gronynnau a galedyddion trywaneddol, rhan o deulu Virtex-5QV gradd gofod. Lefelied ar broses CMOS chopr 65nm, mae'n integreiddio dros 131K celloedd rhesymeg, 298 sglein DSP48E, 10.5Mb o RAM bloc cyflym, terfynellau PCI Express, MACs Ethernet tri-modd, a hyd at 24 derbynnydd RocketIO GTX (hyd at 4.25Gbps). Mae'n darparu amddiffiad SEU a SEL eithriadol ac yn sicrhau tâl trawsogaeth iondewch cyfanswm (TID) o dros 1 Mrad(Si). Mae'n amgenyn idéal ar gyfer ASICs, yn enwedig ar gyfer misiwnau gofod pwysol sydd angen ail-gosod ar yr orbit a hyblygrwydd.
Cynllun
|
Blociau Rhesymu Cyflunwable (CLBs) |
DSP48E Llosgiau |
Blociau Cofnod RAM |
CMTs |
Pwynt Ddiwedd Blocs ar gyfer PCI Express |
Ethernet MACs |
Maks RocketIO GTX Trawsderbynnyddion |
Cyfanswm I/O Bancau |
Maks Defnyddwr I/O |
|||||
Rhesymeg Sellau |
Array (Rhes x Gol) |
CLB Llosgiau |
Maks Dywreiddiol RAM (Kb) |
18 Kb |
36 Kb |
Maks (Kb) |
||||||||
XQR5VFX130 |
131,072 |
200×56 |
20,480 |
1,580 |
320 |
596 |
298 |
10,728 |
6 |
3 |
6 |
18 |
24 |
836 |